VI. ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА


 

Определение. Цифровое устройстве называется после-довательностным, если его выходные сигналы Y зависят не только от текущих значений входных сигналов X, но и от последовательности значений входных сигналов, по­ступивших на входы в предшествующие моменты време­ни. В ПЦУ предыстория поступления последовательно­сти входных сигналов обязательно фиксируется с по­мощью специальных запоминающих элементов или эле­ментов памяти. Поэтому говорят, что ПЦУ обладают памятью. Элемент памяти помимо входных и выходных сигналов характеризуется состоянием, которое может из­меняться в дискретные моменты времени под воздейст­вием сигналов на его входе. Простейший элемент памяти может принимать одно из двух состояний, например 0 или 1. Это состояние может сохраняться сколь угодно долге или по крайней мере в течение некоторого промежутка времени. ПЦУ называют также цифровыми автоматами, конечными автоматами или автоматами с памятью.

Структура ПЦУ пред­ставлена на рис. 31. ПЦУ разделяется ус­ловно на комбинацион­ное цифровое устройст­во (КЦУ) и запомина­ющее устройство (ЗУ), представляющее собой совокупность простей­ших элементов памяти Т1, T2, ..., Tk, на кото­рые воздействуют сиг­налы U=[u1, u2, ..., uk]. Под воздействием сиг­нала ui элемент Ti мо­жет перейти в одно из двух состояний: 0 или 1. Состояние элемента Ti; отобра­жается сигналом Zi. Совокупность сигналов Z=[z1, z2, ..., zk] отображает состояние ПЦУ. Если в ПЦУ со­держится k простейших элементов памяти, то общее чис­ло состояний ПЦУ равно 2k.

 

 

Рис. 31.

 

Комбинационное цифровое устройство, входящее в со­став ПЦУ, представляет собой устройство, схема которо­го описывается булевыми функциями: Y = F( X, Z), U = Н (X, Z). ПЦУ работает под воздействием входных сигналов X, которые поступают в моменты времени t = 0, 1, 2, ... В момент времени t=0 ПЦУ находится в на­чальном состоянии. При этом Z(t) = [z1(t), z2(t) ...,zk(t)] принимает некоторое начальное значение

Z(0) = [z1(0), z2(0), ..., zk(0)]. При поступлении сигналов X(t) в ПЦУ формируются выходные сигналы Y(t) и сигналы U(t), воздействующие на запоминающие элементы. В результате ПЦУ переходит в некоторое со­стояние Z(t), и тем самым фиксируется воздействие вход­ных сигналов X(t) в момент времени t. Темп работы ПЦУ определяется темпом поступления входных сигналов.

Совокупность правил, определяющих последователь­ность переключения состояний Z(t) и последовательность выходных сигналов Y{t} в зависимости от последователь­ности входных сигналов X(t}, принято называть законом функционирования ПЦУ.

Также как и при изучении КЦУ, рассмотрим типовые ПЦУ, к которым относят триггеры, регистры и счетчики.

 

ТРИГГЕРЫ

 

Основные определения.

Триггером называют устройство, которое может нахо­диться в одном из двух устойчивых состояний и перехо­дить из одного состояния в другое под воздействием вход­ного сигнала. Состояние триггера определяется по вы­ходному сигналу. Триггер является базовым элементом ПЦУ. В нем может. храниться либо 0 либо 1.

Для удобства использования в схемах ПЦУ триггеры имеют два выхода:

1) прямой Q (выход 1); 2) инверсный Q (выход 0). Состоянию триггера 1 соответствует на выходе Q высокий уровень сигнала (1). Состоянию триггера 0 соответствует на вы­ходе Q низкий уровень сигнала (0).

Входы триггера делятся на информационные и вспо­могательные (управляющие). Сигналы, поступающие на информационные входы, управляют состоянием тригге­ра. Сигналы на вспомогательных входах используются для предварительной установки триггера в требуемое состояние и синхронизации. Вспомогательные входы мо­гут использоваться и в качестве информационных. Число входов триггера зависит от его структуры и назначения. Информационные входы триггера принято обозначать буквами S, R, J, К, D, Т, а управляющие входы С, V.

Для триггера имеется стандартное обозначение (рис. 32). Здесь S и R

являются информационными входами, Q и Q — выходами, Т обозначает триггер. Инверсный вы­ход Q отмечен кружком.

Способ построения триггера с использованием схемы с обратной связью с выхода на вход является основным. Используя его, можно строить разнообразные схемы триггеров.

 

Рис. 32.

 

Классификация триггеров. Триггеры можно класси­фицировать по способу приема информации, по принципу построения, по функциональным возможностям.

По способу приема информации триггеры подразде­ляются на асинхронные и синхронные. Асинхронные триг­геры воспринимают информационные сигналы и реаги­руют на них в момент появления на входах триггера. Синхронные триггеры, реагируют на информационные сигналы при наличии разрешающего сигнала на специ­альном управляющем входе С, называемом входом син­хронизации. Синхронные триггеры подразделяются на триггеры со статическим и динамическим управлением по входу С. Триггеры со статическим управлением вос­принимают информационные сигналы при подаче на вход С уровня 1 (прямой С-вход) или 0 (инверсный С-вход). Триггеры с динамическим управлением воспринимают информационные сигналы при изменении сигнала на С-входе от 0 к 1 (прямой динамический С-вход) или от 1 к 0 (инверсный динамический С-вход).

По принципу построения триггеры со статическим уп­равлением можно разделить на одноступенчатые и двух­ступенчатые. Одноступенчатые триггеры характеризуют­ся наличием одной ступени запоминания информации. В двухступенчатых триггерах имеются две ступени за­поминания информации. Вначале информация записыва­ется в первую ступень, а затем переписывается во вто­рую и появляется на выходе.

По функциональным возможностям различаются:

триггер с раздельной установкой состояний 0 и 1 (RS-триггер);

триггер с приемом информации по одному входу D(D-триггер или триггер задержки);

триггер со счетным входом Т (T-триггер);

универсальный триггер с информационными входами J и K (JK-триггер).

Триггеры характеризуются быстродействием, чувстви­тельностью, потребляемой мощностью, помехоустойчи­востью, функциональными возможностями. Быстродейст­вие определяется максимальной частотой переключения состояний триггера и достигает сотен мегагерц. Чувстви­тельность триггера определяется наименьшим напряже­нием на входе (пороговым напряжением), при котором происходит переключение. Помехоустойчивость характе­ризует способность триггера нормально работать в усло­виях помех. Функциональные возможности триггера характеризуются числом входных сигналов. Для обозна­чения функциональных возможностей триггеров в инте­гральном исполнении используется следующая маркировка: TR—RS-триггер; TB—триггер; ТМ — D-триггер.

Для полного описания триггера достаточно задать его структурную схему из базовых логических элементов и закон функционирования. В качестве базовых логиче­ских элементов можно использовать элементы ИЛИ-НЕ, И-НЕ. Поскольку триггер является простейшим ПЦУ, закон функционирования может быть задан таблицей переходов, в которой входные сигналы в момент их изменения и состояние триггера обозначены индексом t, а после переключения—индексом t+1 Рассмотрим триггеры основных видов.

 

АСИНХРОННЫЙ RS-ТРИГГЕР С ПРЯМЫМИ ВХОДАМИ

Эти триггеры имеют два информационных входа S и R, ис­пользуемые для установки соответственно 1 и 0, а также два выхода: прямой и инверсный. RS-триггер по­строен на двух логических элементах ИЛИ-НЕ, соеди­ненных в контур (рис. 31 а). Графическое обозначение RS-триггера приведено на рис.31, б, закон функциони­рования может быть описан табл. 7.

Таблица 7.

 

St Rt Qt Qt+1

 

Как следует из таблицы, при комбинации сигналов S=1, R=0 триггер переходит в состояние 1 независимо от предыдущего состояния. При наборе сигналов S=O, R=1 триггер устанавливается в состоя­ние 0. Комбинация сигналов S=0, R=0 не изменяет состояния триггера, т. е. состояние триггера в момент t+1 равно состоянию триггера в момент t. Набор сигналов S=1, R=1 является запрещенным, так как он приводит к на­рушению работы триггера и неопределенности его состоя­ния.

В RS-триггерах с прямыми входами управляющим воздействием обладают единичные уровни сигналов. Сигналы, которые приводят к переключению элемента, называются активными. Для элементов ИЛИ-НЕ, исполь­зуемых для построения RS-триггера, активным сигналом является уровень 1. Аналитическое выражение для описания функционирования RS-триггера имеет вид:

Qt+1 = St + Rt * Qt .

 

Из полученного выражения видно, что RS-триггер уста­навливается в состояние 1 при воздействии входного уровня S=1 либо остается в состоянии 1, если R=0 и триггер был в состоянии Q=1 .

 

Асинхронный .RS-триггер с инверсными входами.Триггеры такого типа строятся на логических элементах И-НЕ. В этом случае уровень 0 является активным вход­ным сигналом, а уровень 1 — пассивным. Информацион­ные входы и соответствующие сигналы таких триггеров

 

 

принято обозначать как инверсные (S, R). В этом случае триггер с инверсными входами будет описываться той же таблицей, что и триггер с прямыми входами. Входные сигналы S=1, R=1 будут активными, как в триггере с прямыми входами. Схема RS-триггера с инверсными входами приведена на рис. 33,а, условное графическое обозначение такого триггера дано на рис. 33,б.

 

 

 


а) б)

Рис. 33.

 

Закон функционирования RS-триггера на элементах И-НЕ описывается табл. 8, из которой следует, что ком­бинация S = R = 0 является запрещенной, а набор S = R = 0 — нейтральным.

Следовательно, если нулевые сигналы на обоих входах триггера на элементах ИЛИ-НЕ составляют нейтральную комбинацию, то для триггера на элементах И-НЕ они запрещены. Эти особенности сле­дует учитывать при использовании в ПЦУ триггеров на логических элементах разных типов.

Таблица 8.

 

St Rt Qt Qt+1

 

Быстродействие асинхронного RS-триггера определя­ется задержкой установки его состояния tТ, равной сум­ме задержек передачи сигнала через цепочку логических элементов с задержкой tЭ в каждом. В данном случае

TT = 2 * tЭ .

 

СИНХРОННЫЙ RS-ТРИГГЕР СО СТАТИЧЕСКИМ УПРАВЛЕНИЕМ

Синхронный RS-триггер отличается от асинхронного на­личием С-входа, на который поступают синхронизирую­щие (тактовые) сигналы. Синхронный триггер состоит из асинхронного RS-триггера и комбинационного цифрового устройства (рис. 34). Как видно из этого рисунка, синхронный триггер построен из элементов И-НЕ. Схема 1 представ­ляет собой КЦУ с тремя входами S, С, R и двумя выходами. Схема 1 состоит из двух логических схем И-НЕ. Схема 2 представляет собой асинхронный RS-триггер на элементах И-НЕ. При С=0 входные логические элемен­ты схемы КЦУ блокированы. Их выходы принимают зна­чения 1 и не зависят от входных сигналов S и R.

 

 


Рис. 34 .

 

Для асинхронного RS-триггера на элементах И-НЕ набор из единичных сигналов является нейтральным. Триггер будет сохранять свое состояние. При С=1 вход­ные логические элементы схемы КЦУ открыты для пере­дачи информационных сигналов R и S на входы асин­хронного RS-триггера. Следовательно, синхронный триг­гер при наличии разрешающего сигнала будет работать по правилам для асинхронного триггера. Закон функцио­нирования синхронного RS-триггера на элементах И-НЕ может быть задан табл. 9. Из нее можно получить аналитическое выражение, описывающее работу синхронного RS-триггера:

 

Qt+1 = Qt * ( Rt + Ct ) + Ct * St .

Легко увидеть, что синхронный RS-триггер принимает состояние 1, если на входы С и S поступают уровни 1, или сохраняет единичное состояние при отсутствии еди­ничных сигналов на входе С или R.

Таблица 9.

 

Ct St Rt Qt Qt+1

 

Условное графическое обозначение синхронного RS-триггера на элементах И-НЕ приведено на рис. 35, Синхронные RS-триггеры строятся и на логических эле­ментах ИЛИ-НЕ, И-ИЛИ-НЕ, а также на их сочетаниях.

Общее время установления состояния триггера tт рав­но сумме задержек передачи сигнала через цепочку из трех логических элементов с задержкой tэ в каждом:

tт = 3 * tэ.

 

 

Рис. 35.

 

При этом длительность сигнала tс на входе С должна превышать время переключения tт:

Tс ≥ tт = 3 * tэ .

Длительность паузы tп между двумя сигналами на входе С должна быть достаточной для переключения входных элементов в КЦУ.

Следовательно, минимальный период повторения синхро­низирующих сигналов на входе С равен 4 * tэ, а наибольшая частота F = 1/ (4*tэ).

 

УНИВЕРСАЛЬНЫЙ JK-ТРИГГЕР

Универсальный JK-тригггер, схема которого приведена на рис. 36, а, представ­ляет собой двухступенчатый синхронный триггер. Как видно из рисунка, JK-триггер состоит из двух асинхрон­ных RS-триггеров с инверсными входами и двух КЦУ, каждое из которых содержит две схемы И-НЕ с тремя входами каждая.

 

 

 

 

Рис. 36.

 

Закон функционирования JK-триггера задается табл. 10. JK-триггер отличается от синхронного RS-триггера тем, что не имеет запрещенных комбинаций сигналов на входах J и К. Кроме того, при J=1 и K=1 триггер изменяет свое состояние на противоположное, т. е. рабо­тает как триггер со счетным входом (T-триггер).

Таблица 10.

 

Сt
Jt
Кt
Qt Qt Qt Qt Qt Qt Qt Qt Qt
Qt+1 Qt Qt Qt Qt Qt Qt

 

При С=0 входы J и К заблокированы и, следователь­но, оказываются заблокированными входы S и R веду­щего триггера 1. При С=1 в соответствии с информаци­онными сигналами на входах J и К. устанавливается со­стояние ведущего триггера. При этом на входы S и R ведомого триггера 2 поступают сигналы, при которых его предыдущее состояние сохраняется. При С=0, когда входы триггера 1 закрыты для входной информации, вхо­ды триггера 2 открываются и состояние ведущего тригге­ра воспринимается ведомым триггером. Графическое обо­значение JK-триггера представлено на рис. 36, б.

Одним из широко используемых вариантов построения является схема JK-триггера с входной логикой (рис. 37, а). Условное обозначение триггера дано на рис. 37, б. При С=1 вторая ступень блокирована, а инфор­мационные сигналы устанавливают состояние первой ступени. При сигнале С=0 вторая ступень воспринимает со­стояние первой. Требуемое начальное состояние триггера устанавливается с помощью сигналов, подаваемых на входы RS-триггеров первой и второй ступени. В схеме триггера имеется по три конъюнктивно связанных входа J и K. Другими словами, в структурную схему триггера встроены логические элементы. Их можно использовать для построения сложных схем.

 

Рис. 37.

Т-ТРИГГЕР

Т-триггеры, или триггеры со счетным вхо­дом, могут быть получены из JK-триггера при соедине­нии обоих информационных входов J и К и подаче на них уровня 1 (рис. 38, а). Функционирование T-триггера опи­сывается табл. 11. В качестве счетного входа T исполь­зуется вход С. При подаче сигнала на вход T-триггер будет переключаться в состояние, противоположное предыдущему. JK-триггер в таком режиме выполняет функцию T-триггера. Следует заметить, что уровень 1 для входов J и К (входов элементов И-НЕ) является пассив­ным сигналом. Поэтому для получения T-триггера из JK-триггера можно не предусматривать входы J и К в схеме (рис. 38, б). Разновидностью Т-триггера явля­ется V-триггер, в котором вход V является управляю­щим. При V=1 V-триггер превращается в T-триггер. При V=0 V-триггер сохраняет свое состояние неизмен­ным (рис. 38, в).

 

 


а) б) в)

Рис. 38.

 

Таблица 11.

 

Ct Jt Kt Qt Qt+1
Qt Qt
Qt Qt

D-ТРИГГЕР

D-триггер, или триггер задержки, имеет один информационный вход (D-вход) и вход для синхро­низации С. Основное назначение D-триггера — задержка сигнала, поданного на вход D.

D-триггер может быть по­лучен из JK-триггера соединением входа J с входом К че­рез инвертор НЕ. Полученный таким образом вход будет называться D-входом. Схема D-триггера представлена на рис. 39, а. Условное обозначение D-триггера приведено на рис. 39, б.

Функционирование D-триггера описывается табл. 12. Под действием синхросигнала С информация, поступающая на вход D, принимается в триггер, но на выходе Q появляется с задержкой на один такт.

 

 


а) б)

Рис. 39.

Таблица 12.

Ct Jt Kt Qt Qt+1
Qt Qt
Qt Qt
Qt
Qt

 

СИНХРОННЫЙ ТРИГГЕР С ДИНАМИЧЕСКИМ УПРАВЛЕНИЕМ

Синхронный триггер с динамическим управлением по вхо­ду С воспринимает информацию для изменения состояния лишь тогда, когда на С-входе совершается переход с уровня 0 на уровень 1 либо наоборот.

Для получения RS-триггера с динамическим входом достаточно постро­ить схему, показанную на рис. 40.

 

Рис. 40.

Если при С=0 на информационные входы поступили какие-либо уровни S и R, то при смене уровня на входе С с 0 на 1 на выходе элемента 1 образуется 0, который поступает на вход эле­мента 3 и обеспечивает на его выходе уровень 1 незави­симо от последующих значений уровня на входе S. Вход S логически отключается и никакие изменения уровней на входах S и R триггер не воспринимает, пока не прои­зойдет на входе С переход с уровня 0 на уровень 1.

Аналогично можно построить схему RS-триггера с ди­намическим входом на элементах ИЛИ-НЕ (рис. 41, а). Здесь информация воспринимается триггером со входов S и R при смене уровней С=1 на С=0. Условное изобра­жение такого триггера представлено на рис. 41, б.

 

Рис. 41.

 

Схе­ма D-триггера с динамическим входом приведена на рис. 42, а, его условное обозначение дано на рис. 42, б. Прием в триггер информации со входа D происходит в момент смены на входе С уровня 0 на уровень 1.

 

Рис. 42.

 

Схе­ма JK-триггера с динамическим входом приведена на рис. 43, а, а его условное обозначение — на рис. 43, б. Переключение триггера из состояния Qt=1 в состояние Qt+1= 0 происходит при K=1 и Qt=1 , т. е. при K * Qt = 1. В остальных случаях сохраняется ранее установленное состояние Qt+1 = Qt . Для получения схемы JK-триггера из схемы RS-триггера необходимо на входах S и R асинхронного RS-триггера обеспечивать уровни S = J * Qt и R = K * Q.

Заменяя обозначения входов S на J, R на К и вводя обратные связи с выходов RS-триггера на входы элементов 1 и 2, получаем схему JK-триггера с динами­ческим входом.

 

Рис. 43.

 

РЕГИСТРЫ

 

Определение. Регистром называется последовательностное цифровое устройство, используемое для хранения и выполнения логических преобразований над n-разрядным двоичным словом. Регистр представляет собой упо­рядоченную последовательность триггеров, число кото­рых соответствует числу разрядов в слове. С каждым ре­гистром обычно связано некоторое КЦУ, с помощью которого обеспечивается выполнение логических операций или микроопераций над n-разрядными словами в ПЦУ.

В регистре могут выполняться следующие микроопера­ции: прием слова из другого ПЦУ, передача слова из ре­гистра в другое ПЦУ, поразрядные логические операции, сдвиг слова влево или вправо на заданное число разря­дов, преобразование последовательного кода слова в параллельный и обратно, установка регистра в началь­ное состояние («сброс»). Схемы выполнения микроопера­ций реализуется с помощью КЦУ.

Схема регистра для хранения n-разрядного двоичного слова приведена на рис. 44, а.

Регистр S состоит из n триггеров. Состояние регистра определяется состояния­ми триггеров. Оно представляется набором выходных сигналов в парафазном или однофазном коде. На регистр S может быть подано для хранения двоичное n-разрядное слово X= xn, xn-1,…, x1 с помощью совокупности входных сигналов в парафазном или однофазном коде. Если на входы поступают сигналы xi, равные 0 или 1, то триггеры регистра S устанавливаются в состояния в со­ответствии со значениями переменных xi. Триггеры реги­стра сохраняют значение S=X до прихода новых вход­ных сигналов. В регистре S(n) каждый i-й элемент (триг­гер) соответствует двоичной переменной Si и является i-м разрядом регистра S. Число разрядов в регистре оп­ределяет его длину.

Рис. 44.

 

Используемое для регистров условное обозначение да­но на рис. 44, б: указываются наименование регистра (S), старший (n) и младший (1) разряды.

Входные цепи регистра принято называть входной шиной Х(n), а выходные—выходной шиной S(n). Со­стояние n-разрядного регистра отображается n-разрядным двоичным словом. Число состояний n-разрядного ре­гистра S равно 2n. Если регистр используется для хране­ния чисел, то каждому состоянию регистра может быть поставлено в соответствие одно из целых чисел в диа­пазоне 0... (2n -1).

Состояние регистра представляется целым числом в двоичной системе счисления. Для сокращения записи состояния регистра можно использовать восьмеричную и шестнадцатеричную формы представления двоичных чисел. Состояние регистра можно представить не только в двоичном алфавите, но и в любом другом. В частности, широко используется символьное представление с по­мощью задания символа в виде набора восьми двоичных разрядов, получившего название байт. Регистр в этом случае разбивается на 8-разрядные подрегистры. Вместо двоичного алфавита, состоящего из двух символов 0 и 1, можно использовать алфавит из 256 символов, в который могут входить буквы русского и латинского алфавитов, цифры, различные символы.

Регистры играют важную роль при построении слож­ных цифровых устройств. Фактически любое цифровое устройство можно представить в виде совокупности ре­гистров, соединенных друг с другом с помощью соответ­ствующих схем КЦУ. Анализ схемы регистра позволяет отметить характерную ее особенность—одно­родность (регулярность) структуры.

Регистр состоит из однотипных элементов (тригге­ров), которые регулярно размещены друг относительно друга. Однородность элементов с регулярным размеще­нием их в регистре позволяет существенно упростить процессы изготовления, контроля, эксплуатации. Упро­щаются также описание и изучение регистра, Регистр можно описать совокупностью однотипных автоматов. Достаточно задать автоматное описание для одного эле­мента регистра и указать число элементов. Регулярность схемы регистра позволяет прийти к выводу о возмож­ности построения регулярных схем КЦУ для выполне­ния микроопераций на множестве однотипных элемен­тов. Это дает возможность довольно просто осущест­влять синтез схемы КЦУ, сводя его к синтезу много­кратно повторяющейся схемы КЦУ для одного разряда регистра и схемы, обеспечивающей взаимодействие (при необходимости) двух соседних разрядов. Такой подход позволяет свести сложное описание КЦУ в виде сово­купности булевых функций от n переменных к простому описанию КЦУ. При этом КЦУ можно представить в ви­де повторяющегося n раз набора булевых функций от конечного числа m переменных, где m≤n.

В зависимости от типа выполняемых в регистре мик­роопераций различаются следующие типы регистров:

с параллельным приемом и выдачей информации;

с по­следовательным приемом и выдачей информации;

с по­следовательным приемом и параллельной выдачей;

с параллельным приемом и последовательной выдачей ин­формации.

В зависимости от числа входных и выходных кана­лов регистры делятся на однофазные (сигналы переда­ются по одному каналу) и парафазные (передача сигна­лов по двум каналам). Парафазные регистры реализу­ются на RS-триггерах, а однофазные—на D-триггерах. Регистры характеризуются числом разрядов и быстро­действием, определяемым максимальной тактовой час­тотой приема, передачи и сдвига информации.

 

РЕГИСТР ПАМЯТИ

Регистр с параллельным приемом и выдачей информации называется регистром памяти. В качестве элементов регистра памяти используются синхронные RS-триггеры при парафазных вход­ных сигналах (рис. 45) или D-триггеры при однофазных входных сигна­лах (рис. 46). Предварительная установка регистра в нулевое со­стояние осуществляется посылкой сигнала «Установить О» на асинхронные входы сброса триггеров. Изменение информации в регистре происходит после изменения сиг­налов на входах Х при поступлении сигнала на вход синхронизации С.

 

 

 

РЕГИСТРЫ СДВИГА

Регистры с последовательным прие­мом или выдачей информации получили название реги­стров сдвига.

В регистре сдвига вправо первый разряд вводимого числа x1 подается на вход одного, крайнего слева, раз­ряда регистра Sn и вводится в него при поступлении пер­вого сигнала синхронизации С. С приходом следующего сигнала синхронизации значение хi с выхода разряда Sn вводится в разряд Sn-1 а в разряд Sn поступает х2. В каждом такте производится сдвиг поступающей ин­формации на один разряд вправо. После n сигналов синхронизации весь регистр оказывается заполненным разрядами числа X, и первый разряд числа x1 появится на выходе S1 Если подать последовательность из n сиг­налов синхронизации и на вход разряда Sn податьх=0,то из регистра будет выводиться число Х через выход S1 и в конце вывода регистр будет освобожден от хра­нения числа X. Регистры сдвига реализуются на D-триггерах (рис. 47) или RS-триггерах (рис. 48). В послед­ней схеме для ввода информации в первый разряд вклю­чается схема инвертора.

Для параллельного вывода информации из регистра сдвига необходимо все выходы разрядов регистра сдви­га подключить к различным полюсам Sn, Sn-1, ..., S1. Для реализации регистров сдвига применяются также триг­геры с динамическим управлением по входу С. Примене­ние таких триггеров гарантирует нормальную работу регистра сдвига. Схема регистра сдвига влево на D-триггерах с динамическим управлением представлена на рис. 49.

 

Рис. 47.

 

 

Рис. 48.

 

Рис. 49.

 

Комбинируя схемы сдвига вправо и влево и исполь­зуя управляющие сигналы, можно построить регистр сдвига в обоих направлениях. Такой регистр называется реверсивным (рис. 50). При подаче разрешающего сиг­нала на управляющий вход V1 включается схема сдви­га вправо. Реверсивный регистр при этом превращается в регистр сдвига вправо. При подаче разрешающего сигнала на управляющий вход V2 включается схема сдвига влево. Реверсивный регистр превращается в ре­гистр сдвига влево.

 

Рис. 50.

В регистрах сдвига влево и вправо разряды двоично­го кода выходят за пределы разрядности регистра. Если соединить выход крайнего правого разряда регистра со входом крайнего левого разряда, то получится схему коль­цевого (циклического) регистра сдвига. Реверсивные регистры можно использовать для построения стековых регистров, имеющих единственный общий вход и выход. Такие регистры работают по принципу «первый вошел — последний вышел». Стековые регистры называются так­же регистрами магазинного типа.

Возможно также совмещение в одной схеме регистра памяти и регистра сдвига.

 

СЧЕТЧИКИ

 

Общие сведения.

Последовательностное цифровое уст­ройство, обеспечивающее хранение слова информации и выполнение над ним микрооперации счета, называет­ся счетчиком. Микрооперация счета заключается в из­менении значения числа С в счетчике на ±1. Счетчик, в котором выполняется микрооперация счета С=С+1, называется суммирующим, а счетчик, реализующий мик­рооперацию С=С - 1—вычитающим. Счетчик назы­вается реверсивным, если реализуются обе микроопера­ции.

Основным параметром счетчика является модуль сче­та Кс, определяемый максимальным числом единичных сигналов, которое может быть сосчитано счетчиком. Счетчик, содержащий n двоичных разрядов, может на­ходиться в состояниях 0,1,2, ..,, 2n—1. При поступлении на вход суммирующего счетчика 2n-й единицы он перехо­дит из состояния 2n-1 в состояние 0. Таким образом, n-разрядный суммирующий двоичный счетчик имеет мо­дуль счета Кс=2n .

Счетчики характеризуются также быстродействием, которое определяется допустимой частотой входных сиг­налов и временем установки состояния счетчика.

Счетчики обычно реализуются на T-триггерах. Одна­ко для их построения могут применяться не только триг­геры со счетным входом, но и D-триггеры, JK-триггеры.

Счетчики можно классифицировать по нескольким признакам. В зависимости от направления счета разли­чаются суммирующие (с прямым счетом), вычитающие (с обратным счетом) и реверсивные (с прямым и обрат­ным счетом). По способу организации схемы переноса различаются счетчики с последовательным, параллель­ным, параллельно-последовательным переносом. В зави­симости от наличия синхронизации различаются син­хронные и асинхронные счетчики.

При маркировке для обозначения счетчика использу­ются буквы ИЕ. Конструктивно счетчики выполняются в виде совокупности интегральных схем — триггеров, со­единенных соответствующим образом, или в виде одной интегральной схемы, содержащей многоразрядный счет­чик.

 



Дата добавления: 2016-05-31; просмотров: 3167;


Поиск по сайту:

Воспользовавшись поиском можно найти нужную информацию на сайте.

Поделитесь с друзьями:

Считаете данную информацию полезной, тогда расскажите друзьям в соц. сетях.
Poznayka.org - Познайка.Орг - 2016-2024 год. Материал предоставляется для ознакомительных и учебных целей.
Генерация страницы за: 0.066 сек.