Эмиттерно-связанная логика (ЭСЛ)
В основе схемы ЭСЛ лежит переключатель тока, то есть два транзистора, включенных по схеме дифференциального усилителя, в одно из плеч которого включено параллельно несколько транзисторов. Эти транзисторы равноправны – отпирание любого из них (или всех вместе) приводит к изменению логического состояния переключателя. Поэтому ЭСЛ-элементы выполняют логическую функцию ИЛИ-НЕ.
Эти схемы имеют высокое быстродействие, высокое входное и малое выходное сопротивление. Большое быстродействие этих схем обусловлено тем, что они работают в активном режиме. Низкое выходное сопротивление получается за счет введения в схему эмиттерных повторителей. Недостатком ЭСЛ является низкая помехоустойчивость, так как перепады уровней единицы и нуля малы («1» – 0,96 В, «0» – 1,65 В). В качестве базового элемента используются схемы «ИЛИ», «ИЛИ-НЕ».
Рассмотрим работу схемы на примере ИС К500ЛМ109. На рис. 2.11, а приведена принципиальная схема, а на рис.13.14. б – условное обозначение.
Рис. 13.14
Схема содержит дифференциальный усилитель VT1…VT4 – левое плечо, VT5 – правое плечо. Транзисторы VT1…VT4 выполняют функцию «ИЛИ» по входу. Нагрузкой дифференциального усилителя являются резисторы и . Напряжения на выход передаются с помощью эмиттерных повторителей, выполненных на транзисторах VT7 и VT8. Нагрузочными навесными элементами являются резисторы и .
Дата добавления: 2019-09-30; просмотров: 468;